多彩网

DDR3時序仿真案例

1. 仿真要求和仿真列表


序號

關鍵信號種類

關鍵型號類型

DDR3

ClockADDR/CMD/CTRL信號之間的時序關系

Clock信號頻率為667MHz

ADDR/CMD/CTRL信號數據率

667Mbps

DQSDQ讀時序

DQS信號頻率為667MHz

DQ信號的數據率為1333Mbps

DQSDQ寫時序


2. 模型及參考文件


文件/器件

模型/文件

備注

PCB文件

XXXX.brd

設計文件

芯片模型

主控芯片  XXXX.ibs

廠家提供

DDR3芯片 v69a.ibs

規范標準

JESD79-3E

 

3. 仿真結果及建議



信號名稱

建立時間裕量

保持時間裕量

結果

ClockADDR/CMD/CTRL信號時序

174ps

224ps

PASS

DQSDQ讀時序

202ps

237ps

PASS

DQSDQ寫時序

49.5ps

49.5ps

PASS

4. 時序計算基本原理


-------------------------------

5. 時序分析方法和內容

-------------------------------

6. 實際PCB中信號的拓撲結構與連接方式


       7. 地址線、命令線、控制線與時鐘之間的時序計算


8. DQS與DQ的時序計算(寫操作)

9. DQS與DQ的時序計算(讀操作)



<small id='nvww9'></small><noframes id='nvww9'>

  • <tfoot id='nvww9'></tfoot>

      <legend id='nvww9'><style id='nvww9'><dir id='nvww9'><q id='nvww9'></q></dir></style></legend>
      <i id='nvww9'><tr id='nvww9'><dt id='nvww9'><q id='nvww9'><span id='nvww9'><b id='nvww9'><form id='nvww9'><ins id='nvww9'></ins><ul id='nvww9'></ul><sub id='nvww9'></sub></form><legend id='nvww9'></legend><bdo id='nvww9'><pre id='nvww9'><center id='nvww9'></center></pre></bdo></b><th id='nvww9'></th></span></q></dt></tr></i><div id='nvww9'><tfoot id='nvww9'></tfoot><dl id='nvww9'><fieldset id='nvww9'></fieldset></dl></div>

          <bdo id='nvww9'></bdo><ul id='nvww9'></ul>